Achronix加入臺積電(TSMC)半導體知識產權(IP)聯盟計劃

winniewei 提交于 周五, 09/27/2019
Achronix加入臺積電(TSMC)半導體知識產權(IP)聯盟計劃

美國加州圣克拉拉市,2019年9月25日—基于現場可編程門陣列(FPGA)的硬件加速器件和高性能嵌入式FPGAeFPGA)半導體知識產權(IP)領導性企業Achronix半導體公司Achronix Semiconductor Corporation)已加入臺積電IP聯盟計劃,該計劃是臺積電開放創新平臺(OIP)的關鍵組成部分。Achronix屢獲殊榮的Speedcore? eFPGA IP針對高端和高性能應用進行了優化。Speedcore eFPGA IP現已可用在TSMC 16nm FinFET Plus(16FF +)和N7工藝技術上,并且很快將在TSMC 12nm FinFET Compact Technology(12FFC)上可用。

Achronix先前宣布了其用于Speedcore IP的、現已可提供客戶使用的Gen4 FPGA架構。與以前的Speedcore架構相比,Speedcore Gen4架構的性能提高了60%,功耗降低了50%,芯片面積減少了65%,同時保留了Speedcore eFPGA IP的原有功能,將可編程硬件加速功能帶到廣泛的高性能計算、網絡和存儲應用中。Achronix將于9月26日參加在圣克拉拉市舉行的臺積電開放創新平臺生態論壇(TSMC Open Innovation Platform Ecosystem Forum),并在420號展位上展示其Speedcore eFPGA IP如何針對每個客戶的應用進行獨特的規模定制和優化。

“Achronix的Speedcore eFPGA IP實現了提供最高性能硬件加速功能與同時保留適應新工作負載的靈活性之間的最佳平衡。這是在計算、網絡和存儲卸載等領域進行SoC開發所面臨的關鍵設計要求。”Achronix市場營銷副總裁Steve Mensor說道,“Achronix是唯一一家能同時提供基于高性能獨立FPGA芯片的數據加速器和eFPGA IP技術的公司。有興趣在其ASIC / SoC中使用Achronix的Speedcore eFPGA的公司可以確信,他們將獲得與Achronix在其自身產品中使用的、同樣高質量的FPGA技術。”

Speedcore eFPGA IP是一種完全可擴展的架構,可支持從5K大小的6輸入查找表(6LUT)到1M大小的6LUT的邏輯陣列,并支持包括存儲器、用于濾波的數字信號處理器(DSP)單元塊和針對AI / ML應用優化的機器學習處理器(MLP)單元塊在內的其他可編程單元塊。Achronix的高質量ACE設計工具可支持Speedcore IP。

“CPU內核、GPU內核以及現在的eFPGA都是芯片創新的關鍵IP,這些創新專注于人工智能、5G無線基礎設施、汽車和邊緣計算等領域中瞬息萬變的應用。”臺積電設計基礎設施管理部門高級總監Suk Lee說,“我們很高興地看到Achronix攜其優化的Speedcore eFPGA IP解決方案加入到我們的IP聯盟計劃,從而使我們的客戶能夠獲得流暢的設計體驗、便捷的設計重用以及快速集成到整個設計系統中。”

關于Achronix半導體公司

Achronix半導體公司是一家私有的、采用無晶圓廠模式的半導體公司,總部位于美國加利福尼亞州圣克拉拉市,同時提供高性能FPGA和嵌入式FPGA(eFPGA)解決方案。Achronix提供的產品包括可編程的FPGA結構、具有硬連線系統級模塊的分立式高性能和高密度FPGA、數據中心和HPC硬件加速器板,以及支持所有Achronix產品的一流EDA軟件。公司在美國、歐洲和中國都設有銷售辦公室和代表處,在印度班加羅爾設有一間研發和設計辦公室。更多信息,請訪問:http://www.achronix.com

關注Achronix

網站:www.achronix.com

Achronix博客:/blogs/

推特:@AchronixInc

LinkedIn:?https://www.linkedin.com/company/57668/

Facebook:?https://www.facebook.com/achronix/

相關文章

Digi-Key